DictionaryForumContacts

Terms for subject Electronics containing to ... is | all forms
EnglishRussian
A mesochronous signal is one that has the same frequency but an unknown phase offset with respect to the local clockМезохронным называется сигнал, который имеет ту же частоту, что и локальный тактовый сигнал, но сдвиг фаз которого относительно этого сигнала неизвестен (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
A synchronous signal is one that has the exact same frequency, and a known fixed phase offset with respect to the local clockСинхронным называется сигнал, имеющий точно такую же частоту, как и локальный тактовый сигнал, и сохраняющий известную фиксированную разность фаз с этим сигналом (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
after the falling edge is applied to the inputпосле снятия импульса на входе (логического элемента ssn)
after the rising edge is applied to the inputпосле приложения к входу фронта импульса (к входу логического элемента ssn)
Although it is possible to synchronize asynchronous signals by detecting events and introducing latencies into a data stream synchronized to a local clockАсинхронные сигналы можно синхронизировать, детектируя события и вводя в поток данных, синхронизированный с локальным тактовым сигналом, периоды ожидания (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
an understanding of these concepts is vital to DSP applicationsПонимание этих моментов является основополагающим фактором в оценке приложений ЦОС (ssn)
falling edge is applied to the inputснятие импульса на входе (логического элемента ssn)
for historical reasons, a rising 0-to-1 delay is often referred to as LH standing for "low-to-high". Correspondingly, a falling 1-to-0 delay may be referred to as HL meaning "high-to-low"Исторически сложилось так, что задержка фронта импульса при переходе с 0 в 1 часто обозначается как LH сокращённо от low-to-high – от низкого к высокому уровню. Соответственно задержка спада при переходе с 1 в 0 обозначается как HL high-to-low – от высокого к низкому уровню (см. 'The Design Warrior's Guide to FPGAs' by Clive "Max" Maxfield 2004)
Functionality is ensured by imposing some strict constraints on the generation of the clock signals and their distribution to the memory elements distributed over the chipТребуемые функциональные возможности обеспечиваются путём наложения определённых строгих условий на генерацию тактовых сигналов и их доставку к запоминающим элементам, расположенным по всему кристаллу (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
it is immediately apparent from the foregoing that the exclusive-OR function has a direct application to the process of binary additionиз вышесказанного ясно, что функция "исключающее ИЛИ" имеет непосредственное отношение к операции двоичного сложения
not surprisingly, the output of the gate rises 5 ps after the rising edge is applied to the input, and it falls 8 ps after the falling edge is applied to the inputне удивительно, что напряжение на выходе логического элемента возрастает через 5 пс после приложения к входу фронта импульса, и падает через 8 пс после снятия импульса на входе (см. 'The Design Warrior's Guide to FPGAs' by Clive "Max" Maxfield 2004)
rising edge is applied to the inputприложение к входу фронта импульса (к входу логического элемента ssn)
Signals that transition only at predetermined periods in time can be classified as synchronous, mesochronous, or plesiochronous with respect to a system clockСигналы, выполняющие переходы только в предопределённые промежутки времени, можно отнести к синхронным, мезохронным или плезиохронным по отношению к системному тактовому генератору (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
Since the transmitted signal can arrive at the receiving module at a different rate than the local clock, one needs to utilize a buffering scheme to ensure all data is receivedПоскольку переданный сигнал может поступать на принимающий модуль со скоростью, отличной от задаваемой локальным генератором, для обеспечения приёма всех данных необходимо использовать какую-нибудь схему буферизации (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)
the spatial variation in arrival time of a clock transition on an integrated circuit is commonly referred to as clock skewПространственные колебания времени прибытия перехода тактового сигнала в интегральную схему принято называть расфазировкой тактовых импульсов (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003)
this approach has the useful property that a stored value remains valid as long as the supply voltage is applied to the circuit, hence the name staticДанный подход полезен тем, что записанное значение хранится до тех пор, пока на схему подаётся напряжение отсюда и название – статическая память (см. Digital Integrated Circuits – A Design Perspective 2/e by Jan M. Rabaey, Anantha Chandrakasan, Borivoje Nikolić 2003 ssn)

Get short URL