English | Russian |
A further advantage is that the simpler logic circuitry of an up-counter inherently permits a higher clock frequency | другое достоинство заключается в том, что прямой счётчик заведомо допускает более высокую тактовую частоту благодаря простоте своей логики |
A Xilinx logic cell | Логические ячейки фирмы Xilinx (заголовок ssn) |
acquisition logic | логика устройства захвата цели на автоматическое сопровождение |
active logic | активные логические схемы |
adjustable threshold logic circuit | логическая схема с регулируемым пороговым уровнем |
advanced solid logic technology | усовершенствованная технология изготовления твёрдотельных логических схем фирмы IBM |
algebra of logic | булева алгебра |
algebraic logic functional language | функциональный язык алгебраической логики |
algebraic logic functional language | язык ALF |
array logic | матричные логические схемы |
array of programmable logic blocks | массив программируемых логических блоков (в ПЛИС ssn) |
asynchronous logic | асинхронные логические устройства (ssn) |
asynchronous logic | логические схемы, работающие в асинхронном режиме |
asynchronous logic | асинхронные логические схемы |
automatic logic design | автоматизированное логическое проектирование |
base coupled logic | логические схемы со связанными базами транзисторов |
basic building block of combinational logic | исходная структурная ячейка комбинационных логических схем (логический элемент (вентиль) ssn) |
basic building block of the sequential logic circuits | исходная структурная ячейка последовательностных логических схем (триггер ssn) |
binary logic | двухуровневые логические схемы |
binary logic | двухуровневая логика |
binary logic | двухзначные логические схемы |
binary logic | двухзначная логика |
binary logic gate | логический элемент |
binary logic gate | двоичный логический элемент |
binary-logic gate | двоичный логический элемент (ssn) |
brief overview of the evolution of event-driven logic simulators | краткий обзор систем событийного моделирования (ssn) |
buffered FET logic | логические схемы с буферными полевыми транзисторами (ssn) |
buffered logic | логические схемы с буферными усилительными элементами |
buffered-FET logic | логические схемы на полевых транзисторах, работающие в режиме обеднения |
bufferized field logic | буферизованные логические схемы на полевых транзисторах |
buried load logic MOS | логическая схема на полевом МОП транзисторе со "скрытыми" слоями |
buried-load logic | логические схемы со скрытыми нагрузочными транзисторами |
business logic | законы и формы правильного мышления в бизнесе |
capacitor-coupled fet logic | логические схемы на полевых транзисторах с ёмкостной связью |
ccd logic | логические схемы на ПЗС |
CCD logic array | логическая матрица на ПЗС |
cellular logic | клеточные логические схемы |
cellular logic image processor | процессор изображений на основе клеточной логики |
characterization of logic cells | описание характеристик логических ячеек (ssn) |
charge stored on a capacitor can be used to represent a logic signal | заряд, хранимый конденсатором, можно использовать для представления логического сигнала (ssn) |
choosing a logic simulator | выбор системы логического моделирования (ssn) |
choosing the best logic simulator | выбор оптимальной системы логического моделирования (ssn) |
chroma invert logic | логическая схема управления инверсией сигнала цветности (в магнитной видеозаписи) |
closed c-mos logic | кольцевые логические схемы на комплементарных МОП-транзисторах |
closed complementary MOS logic | логические схемы на дополняющих МОП транзисторах |
collector-coupled logic | логические схемы с коллекторными связями |
combination logic | комбинационные логические схемы |
combination logic | комбинаторная логика |
combinational logic block | блок комбинационной логики (ssn) |
combinational logic design | проектирование комбинационных логических схем (ssn) |
combinatorial logic block | блок комбинационной логики (ssn) |
combinatorial logic block | блок комбинаторной логики (ssn) |
combinatorial logic function block | функциональный блок комбинаторной логики (ssn) |
combinatorial logic function block | функциональный блок комбинационной логики (ssn) |
compatible current-sinking logic | совместимые логические схемы с временным снижением тока (ssn) |
compatible current-sinking logic | совместимые логические схемы со снижением тока (ssn) |
compatible current-sinking logic | совместимые логические схемы с временным снижением тока |
compatible current-sinking logic | совместимая токовая логика |
complementary constant current logic | комплементарная биполярная логика с переключением постоянных токов |
complementary constant-current logic | комплементарные транзисторно-транзисторные логические схемы с барьерами Шотки |
complementary constant-current logic | комплементарные транзисторно-транзисторные логические схемы с барьерами Шоттки |
complementary-transistor logic | логические схемы на дополняющих транзисторах |
configurable logic block | конфигурируемый логический блок (ssn) |
configurable logic block | КЛБ (ssn) |
configurable logic blocks | конфигурируемые логические блоки (ssn) |
control logic | управляющие логические схемы |
core logic | логические схемы на ферритовых сердечниках (ssn) |
core logic | ферритовые логические схемы (ssn) |
core logic | логические схемы на сердечниках |
current hogging logic | инжекционная логика с "перехватом" тока |
current injection logic | быстродействующая логика с инжекцией тока |
current mode logic array | логическая матрица на переключателях тока |
current-hogging injection logic | комбинация логических схем CHL см. и I2L |
current-hogging logic | инжекционные логические схемы с перехватом тока |
current-injection logic | логические схемы с токовой инжекцией |
current-merged logic | И2Л-схема |
current-merged logic | интегральная инжекционная логика |
current-merged logic | логические схемы с инжекционным питанием |
current-mode logic | токовая логика (низкоуровневые логические схемы с эмиттерными связями – ЭСЛ – без эмиттерных повторителей на выходе) |
current-mode logic | логика на переключателях тока |
current-mode logic device | логическая ИС на токовых переключателях |
current-mode logic gate | логический элемент на переключателях тока (ssn) |
currents and voltages in the two logic states | токи и напряжения в двух логических состояниях (ssn) |
current-sinking logic | логические схемы с потреблением тока |
current-sourcing logic | логические схемы с временным увеличением тока |
current-sourcing logic | логические схемы с отдачей тока |
degating logic | блокирующая логика |
dense logic | логические схемы с высокой плотностью упаковки |
depletion-mode FET logic | логические схемы на полевых транзисторах, работающие в режиме обеднения |
design with minimum logic | получение схемы с минимальным количеством вентилей (ssn) |
digital charge-coupled logic | логика на ПЗС |
digital logic circuit | цифровая логическая схема (ssn) |
digital logic circuits | цифровые логические схемы (ssn) |
digital logic design | проектирование цифровых логических схем (ssn) |
digital logic gate | логический элемент цифровой ИС |
diode transistor micro logic | диодно-транзисторная микрологика (ssn) |
diode transistor micro-logic | диодно-транзисторная микрологика (ssn) |
diode-transistor logic gate | элемент диодно-транзисторной логики |
diode-transistor logic gate | элемент ДТЛ |
diode-transistor logic Zener diode | диодно-транзисторные логические схемы на стабилитронах |
direct-coupled FET logic | логика на полевых транзисторах с непосредственными связями |
direct-coupled field-effect transistor logic | логические схемы на полевых транзисторах с непосредственными |
direct-coupled field-effect-transistor logic | логические схемы на полевых транзисторах с непосредственными связями |
direct-coupled transistor logic | ТЛНС |
distributed logic programming | язык программирования DPL |
Dolby Surround Pro-Logic | усовершенствованная система Dolby Surround |
Dolby Surround Pro-Logic | система звукового окружения Dolby Surround Pro-Logic |
domain-tip logic device | логическая схема на ПМД |
domain-tip-propagation logic | логические схемы на ПМД |
dynamic input with logic negation | инверсный динамический вход (ssn) |
dynamic logic | динамические логические схемы |
electrically alterable programmable logic array | программируемая логическая матрица с электрически изменяемой структурой |
electrically programmable logic device | электрически программируемое логическое устройство |
embedding logic into latches | логика, внедрённая в защёлки (ssn) |
emitter coupled logic compatible memory | ЗУ, совместимое с ИС на ЭСЛ (ssn) |
emitter transistor logic | эмиттерная транзисторная логика |
emitter-coupled current-steering logic | логические схемы с эмиттерной связью по току |
emitter-coupled injection-logic | эмиттерно-связанная инжекционная логика |
emitter-coupled logic | ЭСЛ-схемы |
emitter-coupled logic compatible memory | ЗУ, совместимое с ИС на ЭСЛ (ssn) |
emitter-coupled logic gate | элемент ЭСЛ |
emitter-emitter coupled logic | эмиттерно-связанная логика с эмиттерными повторителями на входах |
emitter-emitter coupled logic | логические схемы с эмиттерно-эмиттерными связями |
emitter-follower logic IC | ЭПЛ ИС |
emitter-follower logic IC | ИС на ЭПЛ |
emitter-follower logic IC | логическая ИС на эмиттерных повторителях |
emitter-follower logic integrated circuit | ИС на ЭПЛ |
emitter-follower logic integrated circuit | ЭПЛ ИС |
emitter-follower logic integrated circuit | логическая ИС на эмиттерных повторителях |
emitter-function logic | эмиттерно-функциональные логические схемы (ssn) |
emitter-function logic | эмиттерно-функциональная логика |
event-driven digital logic simulator | цифровая система событийного моделирования (ssn) |
event-driven digital logic simulators | цифровые системы событийного моделирования (ssn) |
event-driven logic simulator | система событийного моделирования (ssn) |
event-driven logic simulators | системы событийного моделирования (ssn) |
external virtual logic analyzer program | внешняя программа виртуального логического анализа (ssn) |
fallacy of the misuse of logic | логическая ошибка в умозаключении |
FET logic | логические схемы на полевых транзисторах (ssn) |
FET logic | логика на полевых транзисторах (ssn) |
field programmable logic array | логическая матрица, программируемая в эксплуатации |
field-effect transistor logic | логические схемы на полевых транзисторах |
field-programmable logic array | ПЛМ типа FPLA |
field-programmable logic array | программируемая логическая матрица типа FPLA |
field-programmable logic array | логическая матрица с эксплуатационным программированием |
field-programmable logic family | серия ИС с эксплуатационным программированием |
field-programmable logic integrated circuit | ИС с эксплуатационным программированием |
first event-driven digital logic simulators | первые цифровые системы событийного моделирования (ssn) |
first-order logic | логика предикатов первого порядка |
four-phase logic | четырёхфазные логические схемы |
from external virtual logic analyzer program or another internal logic analyzer block | от внешней программы виртуального логического анализа или внутреннего блока логического анализа (ssn) |
full logic | система полного электронного управления магнитофоном (без механических тяг ssn) |
functional logic gate | функциональный логический элемент (ssn) |
fuse logic | логические матрицы, программируемые плавкими перемычками |
fuse-programmable array logic | логические матрицы, программируемые плавкими перемычками |
fuse-programmable logic array | логическая матрица, программируемая плавкими перемычками |
fuze-programmable array logic | программируемая матричная логика с плавкими перемычками |
fuzzy logic analysis | анализ методами нечёткой логики (ssn) |
fuzzy logic expert system | экспертная система на основе нечёткой логики (ssn) |
fuzzy logic expert system scheduler | планировщик с экспертной системой на основе нечёткой логики (ssn) |
fuzzy logic expert system scheduler | программный пакет FLES (ssn) |
fuzzy logic scheduling | нечёткое планирование (ssn) |
fuzzy logic scheduling | планирование на основе нечёткой логики (ssn) |
Ga-As logic gate | логический элемент на арсениде галлия |
gallium-arsenide logic | логические схемы на арсениде галлия |
Gann-effect logic integrated circuit | логическая ИС на приборах Ганна |
gate-level logic simulation | моделирование на уровне логических элементов (ssn) |
glue logic | интерфейсные логические схемы |
Golay logic processor | логический процессор Голея |
gold transistor logic | транзисторные логические схемы, выполненные на подложке, сильно легированной золотом |
go-no-go logic | светофорная логика "да-нет" |
Gunn-effect logic IC | логическая ИС на приборах Ганна |
Gunning transceiver logic | логические схемы типа GTL (по имени разработчика-William Gunning, фирма Fairchild) |
Gunning transceiver logic | трансиверная логика Ганнинга |
half-line delay logic | логическая схема включения задержки на половину строки (в магнитной видеозаписи) |
hard logic | жёсткая логика |
hard-wired logic | логические схемы с фиксированным монтажом |
hard-wired logic | "зашитая"логика |
hard-wired logic | схема с жёсткой логикой |
high logic level | высокий логический уровень |
high noise immunity logic | помехозащищённая логика |
high noise immunity logic | логика с высокой помехоустойчивостью |
high-level logic | логические схемы для сигналов высокого уровня |
high-noise immunity logic | логические схемы с высокой помехоустойчивостью |
high-power logic | мощные логические схемы |
Horn clause logic | логика на базе дизъюнктов Хорна |
hybrid diode-transistor logic | гибридная ДТЛ-схема |
IC logic gate | интегральная логическая схема |
impact of embedding logic into latches | влияние логики, внедрённой в защёлки (ssn) |
implement one or more virtual logic analyzer blocks | реализация одного или нескольких блоков виртуального логического анализатора (ssn) |
injection logic | логические схемы с инжекционным питанием |
injection-coupled synchronous logic | инжекционная логика с синхронизацией |
integrated injection logic | интегральные логические схемы с инжекционным питанием |
integrated injection logic | И2Л-схема |
integrated injection logic | И2Л |
integrated injection logic | логика на ИС с инжекционным питанием |
integrated injection logic circuit | интегральная логическая схема с инжекционным питанием |
integrated injection logic circuit | логическая ИС с инжекционным питанием |
integrated injection logic gate | элемент интегральной инжекционной логики |
integrated injection logic gate | элемент И2Л |
integrated injection logic gate | логический элемент с инжекционным питанием |
integrated logic injector | инжектор логической ИС |
integrated Schottky logic | логическая ИС с диодами Шоттки |
integrated-circuit logic | интегральные логические схемы |
internal logic analyzer block | внутренний блок логического анализа (ssn) |
internal logic state | внутреннее логическое состояние (ssn) |
inverted logic gate | инвертирующий логический элемент |
isolated integrated injection logic circuit | И2Л-схема с изолированными компонентами |
isolated integrated injection logic circuit | логическая ИС с инжекционным питанием и изолированными компонентами |
isoplanar integrated injection logic | И3Л-схема |
isoplanar integrated injection logic | изопланарная интегральная инжекционная логика |
isoplanar integrated injection logic | изопланарные интегральные логические схемы с инжекционным питанием |
Josephson current injection logic | Джозефсоновские логические схемы с токовой инжекцией |
Josephson logic | логические схемы на переходах Джозефсона |
Josephson logic circuit | логическая схема на переходах Джозефсона |
Josephson logic gate | логический элемент на приборах с переходами Джозефсона |
Josephson logic integrated circuit | логическая схема на приборах с переходами Джозефсона |
Josephson-junction logic | логические схемы на переходах Джозефсона |
Josephson-junction logic circuit | логическая схема на переходах Джозефсона |
Josephson-junction logic gate | логический элемент на приборах с переходами Джозефсона |
Josephson-junction logic gate | логический элемент на переходах Джозефсона |
Josephson-junction logic integrated circuit | логическая схема на приборах с переходами Джозефсона |
latching logic | логика с фиксацией состояния (ssn) |
latching logic | логические схемы с "защёлками" (ssn) |
latching logic | логические схемы с фиксацией состояния (ssn) |
linear logic function | линейная логическая функция |
local-control logic | логика локального управления (ssn) |
local-control logic | логика местного управления |
logic analyzer | диагностическая система логического контроля |
logic analyzer block | блок логического анализа (ssn) |
logic analyzer block | блок логического анализатора (ssn) |
logic array | логическая матрица (с использованием концепции базовых ячеек) |
logic array block | блок логических массивов (ssn) |
logic array blocks | блоки логических массивов (ssn) |
logic board | плата с логическими схемами |
logic cabinet | стойка логического устройства |
logic cabinet | шкаф логического устройства |
logic card | печатная плата с логической схемой |
logic cells | логические ячейки (ssn) |
logic chart | логическая схема |
logic chip | кристалл логической ИС |
logic circuit tester | тестер логических схем (ssn) |
logic circuit tester | прибор для контроля логических схем (ssn) |
logic circuits | логическая схема |
logic concept | логическое понятие (ssn) |
logic device in the MOS technology | логическое устройство, реализованное по МОП-технологии (ssn) |
logic devices in the MOS technology | логические устройства, реализованные по МОП-технологии (ssn) |
logic entry | ввод логических данных (ssn) |
logic evaluation | логическая оценка (ssn) |
logic fabrication | изготовление логических ИС |
logic for the design | логика схемы (ssn) |
logic function | булева функция |
logic-function table | таблица логических функций |
logic game | логическая игра |
logic ground | сигнальная земля (ssn) |
logic ground | схемная земля (ssn) |
logic ground | логическая земля (ssn) |
logic hardware | логическое аппаратное обеспечение (ssn) |
logic hardware | аппаратная логика |
logic/HDL synthesis technology | технология логического / HDL-синтеза |
logic/HDL synthesis tools | средства логического / HDL-синтеза |
logic high input range | диапазон входного сигнала, который воспринимается как высокий логический уровень (ssn) |
logic high input range | диапазон напряжения для высокого логического уровня на входе (ssn) |
logic high output | выходной сигнал высокого логического уровня (ssn) |
logic high output range | диапазон напряжения для высокого логического уровня на выходе (ssn) |
logic level setter | блок установки уровня в логической схеме |
logic-level translator | преобразователь логического уровня |
logic link | логическая связка |
logic low input range | диапазон входного сигнала, который воспринимается как низкий логический уровень (ssn) |
logic low input range | диапазон напряжения для низкого логического уровня на входе (ssn) |
logic low output | выходной сигнал низкого логического уровня (ssn) |
logic low output range | диапазон напряжения для низкого логического уровня на выходе (ssn) |
logic minimization | логическая минимизация (ssn) |
logic network | логическая сеть (ssn) |
logic network for computation of performance | логическая сеть для расчёта быстродействия (ssn) |
logic of a switch | логика переключателя (ssn) |
logic operation of collector dotting | логическая операция объединения по коллектору (ssn) |
logic operator | знак логической операции |
logic order | логическая команда |
logic organ | логическое устройство (ssn) |
logic polarity | логическая полярность (ssn) |
logic power supply | источник питания логической схемы |
logic protection system | логическое устройство защиты |
logic relay | логическое реле |
logic seeking | логическое позиционирование (напр. печатающей головки в интеллектуальных принтерах) |
logic signal converter | преобразователь сигналов логической схемы |
logic simulator | логическая модель |
logic simulator | система логического моделирования (ssn) |
logic space | логическое пространство |
logic state analyzer | анализатор логических состояний |
logic sum | логическая сумма |
logic supply | питание логики (ssn) |
logic symbol | условное графическое обозначение (ssn) |
logic symbol for clocked RS flip-flop | условное графическое обозначение тактируемого RS-триггера (ssn) |
logic symbol for RS flip-flop | условное графическое обозначение RS-триггера (ssn) |
logic synthesis tools | средства логического синтеза (ssn) |
logic system | логическая система |
logic transistor | транзистор логической схемы |
logic value | логическая величина (ssn) |
logic value system | система логических величин (ssn) |
logic value systems | системы логических величин (ssn) |
logic values | логические величины (ssn) |
logic values and different logic value systems | логические величины и системы логических величин (ssn) |
look-ahead carry logic | логические схемы с предсказанием переносов |
lots of wasted FPGA logic resources | неиспользованные ресурсы ПЛИС (ssn) |
lots of wasted FPGA logic resources when partitioning across multiple devices | неиспользованные ресурсы ПЛИС при разбиении устройства на части (ssn) |
low logic level | низкий логический уровень |
low power Schottky transistor-transistor logic | маломощная ТТЛ-схема с переходами Шоттки |
low speed logic | медленнодействующая логика |
low-level logic | логические схемы для сигналов низкого уровня |
low-power diode-transistor logic | маломощные диодно-транзисторные логические схемы |
low-threshold logic | логические схемы с низким пороговым напряжением |
magnetic domain-wall logic | логические схемы на границах магнитных доменов |
magnetoelectronic logic | магнитоэлектронные логические схемы (ssn) |
magnetooptical logic | магнитооптические логические схемы |
majority logic | логика большинства |
manual control interlock logic | блок логики блокировки ручного управления (unit) |
manual control interlock logic | логика блокировки ручного управления (unit) |
mask-programmable logic array | логическая матрица с масочным программированием |
mathematic logic | математическая логика |
merged transistor logic | И2Л-схема |
merged transistor logic | логика с "совмещёнными" транзисторами |
merged transistor logic integrated circuit | интегральная логическая схема с инжекционным питанием |
metal-oxide-semiconductor logic device | логическое устройство на МОП-приборах |
microcontrol logic | логика микроуправления |
microenergy logic circuit | микромощная логическая схема |
micropower logic | микромощные логические схемы |
microprocessor logic-support circuit | поддерживающая логическая ИС микропроцессора |
microprocessor logic-support circuit | логическая микропроцессорная ИС |
microprocessor logic-support circuit | логическая ИС микропроцессора |
minimum logic | минимальное количество вентилей (ssn) |
most common form of logic simulation | наиболее распространённая форма логического моделирования (ssn) |
most logic devices in the MOS technology | большинство логических устройств, реализованных по МОП-технологии (ssn) |
Motorola emitter-coupled logic | логические схемы с эмиттерными связями фирмы "Моторола" |
Motorola high-threshold logic | логические схемы с высоким пороговым напряжением фирмы Моторола |
multiaperture-device logic | логическая схема на многоотверстных сердечниках |
multiaperture-device logic | логическая схема на многоотверстных магнитных сердечниках |
multiaperture-device logic | логическая схема на многоотверстных магнитных сердечниках |
multi-emitter coupled transistor logic | транзисторная логика с многоэмиттерным входным транзистором |
multiemitter-transistor logic | логические схемы на многоэмиттерных транзисторах |
multilevel logic | многозначные логические схемы |
multilevel logic | многозначная логика |
multiphase logic | многофазные логические схемы |
multitarget acquisition logic | логика устройства захвата нескольких целей на автоматическое |
multivalued integrated injection logic | многоуровневая интегральная инжекционная логика |
MUX- versus LUT-based logic blocks | Логические блоки на мультиплексорах и таблицах соответствия (ssn) |
MUX-based logic block | логический блок на мультиплексорах (ssn) |
MUX-based logic blocks | логические блоки на мультиплексорах (ssn) |
nanosecond logic | наносекундные логические схемы |
n-channel logic MOS IC | логическая МОП ИС с каналами n-типа |
n-channel logic MOS integrated circuit | логическая МОП ИС с каналами n-типа |
negative true logic | отрицательная логика |
neighborhood logic | клеточные логические схемы |
neighborhood logic | клеточная логика |
n-level logic | n-значные логические схемы |
n-level logic | n-значная логика |
normal logic | нормальные логические схемы |
one or more virtual logic analyzer blocks | один или несколько блоков виртуального логического анализатора (ssn) |
one-line delay logic | логическая схема включения задержки на строку (в магнитной видеозаписи; в магнитной видеозаписи ssn) |
operation logic | операционная логика |
pass-transistor logic | логика на проходных транзисторах (ssn) |
p-channel logic MOS IC | логическая МОП ИС с каналами p-типа |
p-channel logic MOS integrated circuit | логическая МОП ИС с каналами p-типа |
permanent logic 1 | постоянная логическая 1 (ssn) |
pipelined arithmetic logic block | арифметическо-логическое устройство последовательного действия |
polymer logic circuit | логическая схема на полимерах |
polymer logic circuit | полимерная логическая схема |
polymer-based logic circuit | логическая схема на полимерах |
polymer-based logic circuit | полимерная логическая схема |
positive logic | нормальная логика |
processing logic | логические схемы обработки информации |
programmed-logic check | программно-логический контроль |
pure combinational logic | только комбинационная логика (ssn) |
push some logic across the register boundary | "перенос" некоторой части логики через регистровый порог |
quadded logic | счетверённая логика (ssn) |
quadded logic | логические схемы на четвёрках транзисторов с параллельно-последовательным включением (ssn) |
quadded logic | логические схемы на четвёрках транзисторов с параллельно-последовательным |
radiation resistant diode-transistor logic | радиационностойкие ДТЛ-схемы |
Rambus signaling logic | логические схемы фирмы Rambus для памяти типа RDRAM |
Rambus signaling logic | логические схемы фирмы Rambus для оперативной динамической память типа RDRAM |
random logic | произвольно программируемые логические схемы |
random logic design | разработка систем на дискретных логических схемах |
ratioed logic | стандартизованная логика (ssn) |
reacquisition logic | логика устройства повторного захвата цели на автоматическое |
rectangular block containing logic gates only | прямоугольный блок, содержащий только логические элементы (ssn) |
Reed-Muller logic | логические схемы на элементах исключающее ИЛИ и исключающее ИЛИ НЕ (ssn) |
Reed-Müller logic | логические схемы на элементах исключающее ИЛИ и исключающее ИЛИ НЕ |
register, arithmetic and logic unit | регистр и арифметико-логическое устройство (основные части микропроцессора) |
represent a logic signal | представление логического сигнала (ssn) |
resistor-capacitor-transistor logic circuit | транзисторная логическая схема с резистивно-ёмкостной связью |
resistor-coupled transistor logic | транзисторная логика с резистивной связью |
resistor-coupled transistor logic circuit | транзисторная логическая схема с резистивной связью |
resistor-diode-transistor logic circuit | резисторно-диодно-транзисторная логическая схема |
resistor-diode-transistor logic circuit | резистор-диод-транзисторная логическая схема |
resistor-transistor logic circuit | резисторно-транзисторная логическая схема |
resistor-transistor logic gate | элемент РТЛ |
resistor-transistor logic gate | элемент резисторно-транзисторной логики |
role of the original logic/HDL synthesis tools | роль первых средств логического / HDL-синтеза |
RSFQ logic | логические схемы на одиночных быстрых квантах магнитного потока |
safety logic assembly | логическое устройство безопасности |
safety logic assembly | комплект логических схем безопасности |
safety logic circuit | схема логики безопасности |
sampling-type logic | синхронные логические схемы |
sampling-type logic | логические схемы, работающие в синхронном режиме |
save-carry logic | логические схемы с сохранением переноса |
Schottky transistor logic | транзисторные логические схемы с барьерами Шоттки |
Schottky transistor logic | транзисторные логические схемы с диодами Шоттки |
Schottky transistor logic | транзисторно- транзисторные логические схемы с барьерами Шоттки |
Schottky transistor-transistor logic | ТТЛ с барьерами Шотки |
Schottky transistor-transistor logic | транзисторные логические схемы с барьерами Шоттки |
Schottky transistor-transistor logic | ТТЛ схемы с диодами Шоттки |
Schottky transistor-transistor logic | транзисторно- транзисторные логические схемы с барьерами Шоттки |
Schottky transistor-transistor logic | транзисторно-транзисторные схемы с барьерами Шотки |
Schottky-barrier-coupled Schottky-barrier-gate GaAs field-effect-transistor logic | логическая ИС на полевых транзисторах из GaAs с барьером Шоттки, связанных между собой также барьерами Шоттки |
Schottky-diode FET logic | логика на полевых транзисторах с диодами Шоттки |
Schottky-diode FET logic | логические схемы на полевых транзисторах с диодами Шоттки |
self-aligned super integration logic | логические ИС с самосовмещённым инжектором с двойной диффузией |
self-aligned superinjection logic | самосовмещённые логические схемы со сверхинжекционным питанием |
self-timed logic | логическая схема с внутренней синхронизацией (ssn) |
self-timed logic an asynchronous technique | логические схемы с внутренней синхронизацией асинхронный подход (ssn) |
self-timed logic – an asynchronous technique | логические схемы с внутренней синхронизацией – асинхронный подход (ssn) |
sequential logic | логическая схема, выходное состояние которой определяется предыдущим входным состоянием |
sequential logic | логическая схема с запоминанием |
sequential logic | логические схемы последовательного действия |
simple pipelined design comprising a few registers and logic gates | простая схема конвейера, состоящая из нескольких регистров и вентилей (ssn) |
simplified view of a logic cell | упрощённый вид логической ячейки (ssn) |
slice containing two logic cells | секция, содержащая две логических ячейки (ssn) |
solid logic | твёрдотельные логические схемы |
solid logic | твёрдотельные логические схемы |
solid logic technology | технология изготовления логических ИС фирмы IBM |
solid-state logic | твёрдотельные логические схемы |
solid-state safety logic assembly | логическая схема системы обеспечения безопасности на твёрдотельных элементах |
solid-state safety logic assembly test | испытания логической схемы системы обеспечения безопасности на твёрдотельных элементах |
SPLD, simple programmable logic device | простое программируемое логическое устройство, ППЛУ (Pothead) |
static logic | статические логические схемы |
static-induction transistor logic | логические схемы на транзисторах со статической индукцией |
storage logic array | матрица запоминающих логических элементов |
stored logic | "зашитый" алгоритм |
stored logic | "зашитая" логика |
structural logic | конструктивная логика |
substrate fed logic | логические схемы с питанием через подложку |
substrate feed logic | логические схемы с питанием по подложке |
symmetrically emitter coupled logic | симметричные ЭСЛ-схемы |
symmetrically emitter coupled logic | логика с симметричными эмиттерными связями |
synchronous logic | синхронные логические схемы |
synchronous logic | логические схемы, работающие в синхронном режиме |
ternary logic | трёхуровневые логические схемы |
ternary logic | трёхуровневая логика |
ternary logic | трёхзначные логические схемы |
tertiary logic | троичная логика (ssn) |
these rules are only suggestions and cannot guarantee a design with minimum logic | эти правила представляют собой лишь рекомендации и не могут гарантировать получение схемы с минимальным количеством вентилей (см. The Essence of Digital Design Essence of Engineering by Barry Wilkinson 1998) |
tightly-packed logic | логические схемы с высокой плотностью упаковки |
traditional logic/HDL synthesis | традиционный логический / HDL-синтез |
traditional logic synthesis tools | традиционные средства логического синтеза (ssn) |
transferred electron logic device | логические схемы с переносом электронов |
transistor-transistor logic | ТТЛ-схема |
transistor-transistor logic | ТТЛ-логика (транзисторно-транзисторная логика) |
transistor-transistor logic circuit | транзисторно-транзисторная логическая схема |
transistor-transistor logic gate | элемент ТТЛ |
transistor-transistor logic gate | элемент транзисторно-транзисторной логики |
transistor-transistor-transistor logic | транзистор-транзистор-транзисторные логические схемы |
translator-transistor logic circuit | транзисторно-транзисторная логическая схема |
triple-diffusion logic | логические схемы, выполненные с применением тройной диффузии |
tunnel-diode transistor logic | логические схемы на транзисторах и туннельных диодах |
two-level logic circuit | двухуровневая логическая схема (ssn) |
uncommitted logic array | матрица логических элементов |
uncommitted logic array | логическая матрица (с использованием концепции базовых ячеек) |
uncommitted universal logic array | универсальная логическая матрица |
uncommitted universal logic array | нескоммутированная логическая матрица |
uncommitted logic array device | нескоммутированная логическая матрица |
uncommitted logic array device | матрица логических элементов |
uncommitted logic array device | логическая матрица (с использованием концепции базовых ячеек) |
uncommitted logic array device | компонент нескоммутированной логической матрицы |
uncommitted logic array device | ИС на основе нескоммутированной логической матрицы |
universal logic array | универсальный массив вентилей |
universal logic array | базовый кристалл |
universal logic array | матричная БИС |
universal logic gate | базовый кристалл |
universal logic gate | универсальный массив вентилей |
universal logic gate | матричная БИС |
unsaturated logic | ненасыщенные логические схемы |
unused logic | неиспользуемая логика (ssn) |
using binary logic gates | применение двоичных логических элементов (ssn) |
variable threshold logic | логика с переменным пороговым напряжением |
variable-threshold logic | логические схемы на элементах с переменным порогом |
vertical injection logic | И2Л-схема с вертикальными инжекторами |
vertical injection logic | логические схемы с инжекционным питанием на вертикальных |
v-groove isolated integrated injection logic circuit | логическая ИС с инжекционным питанием и изоляцией |
V-groove isolated integrated injection logic circuit | И2Л-схема с изоляцией элементов V-образными канавками |
virtual logic | виртуальные логические схемы (динамически конфигурируемые логические схемы с сохранением информации при конфигурации ssn) |
virtual logic analyzer | виртуальный логический анализатор (ssn) |
virtual logic analyzer block | блок виртуального логического анализатора (ssn) |
virtual logic analyzer blocks | блоки виртуального логического анализатора (ssn) |
virtual logic analyzer program | программа виртуального логического анализа (ssn) |
virtual logic analyzer program | программа виртуального логического анализатора (ssn) |
virtual logic analyzers | виртуальные логические анализаторы (ssn) |
voltage-stage logic | "вольтовая" логика (ssn) |
voltage-stage logic | логические схемы с передачей информации уровнями напряжения (ssn) |
voting logic | алгоритм с голосованием |
voting logic | логика с голосованием |
wired program logic | зашитая логика |